Pradeep Shama
Angestellt, FPGA Design Engineer, Valeo Schalter und Sensoren GmbH
Bietigheim-Bissingen, Deutschland
Werdegang
Berufserfahrung von Pradeep Shama
Bis heute 9 Jahre und 3 Monate, seit Apr. 2015
FPGA Design Engineer
Valeo Schalter und Sensoren GmbH
1 Jahr und 2 Monate, Dez. 2013 - Jan. 2015
Wissenschaftlich Hilfskraft
Universität Stuttgart
Entwurf von Multi Gigabit Transceiver (MGT) und FPGA design für High speed serial Kommunikation system in VHDL mit Xilinx ISE und Mentor Graphics HDL Designer (High Speed serial communication).
7 Monate, Apr. 2014 - Okt. 2014
Master Thesis Student
Universität Stuttgart
1. Entwurf von Multi Gigabit Transceiver (MGT) und FPGA design für High speed serial Kommunikation system in VHDL mit Xilinx ISE und Mentor Graphics HDL Designer. 2. RocketIO und RS232 Schnittstelle Programmierung in VHDL und Finite State Machine Entwicklung. 3. Multi Gigabit Transceiver - Dynamic Reconfiguration Port Analyse und Testen der Kommunikation zwischen FPGA und PC mit RS232-Schnittstelle und MatLab programmierung.
6 Monate, Mai 2013 - Okt. 2013
Internship Trainee
Schneider Electric GmbH
Investigating Schneider Electric’s existing drive system architecture of Logic Motion Controllers used in automation, wherein the DSP and FPGA communicate using XINTF interface and propose a new drive system architecture for future plug and play interfacing method using a universal interfacing technique. The main focus was use of AXI protocol from ARM AMBA.
I was trained in C, UNIX shell scripting, Oracle and object oriented programming concepts. I worked in a Quality Assurance team which handled mainly trade analysis and testing in banking domain. The job was to automate the analysis and testing job using UNIX shell scripting. Also worked on using the AutoSys Job Information Language (JIL) in UNIX environment.
Ausbildung von Pradeep Shama
Embedded System
Universität Stuttgart
Sprachen
Deutsch
Gut
Englisch
Fließend
Hindi
-
Kannada
-
Tulu
-